June 25, 2014
全新DesignWare IP開發(fā)套件和定制化子系統(tǒng)加速了原型設(shè)計、軟件開發(fā)及在SoC中集成IP
美國加利福尼亞州山景城,2014年6月——
亮點
? 該項名為“IP Accelerated”的IP加速計劃以全新的IP原型設(shè)計套件、軟件開發(fā)套件和定制化IP子系統(tǒng)擴(kuò)展了Synopsys領(lǐng)先的IP產(chǎn)品組合
? DesignWare IP Prototyping Kits原型設(shè)計套件包含一款經(jīng)過驗證的參考設(shè)計,可面預(yù)裝在一個HAPS-DX原型驗證系統(tǒng)中的IP,以及一個帶有參考驅(qū)動的、運行Linux操作系統(tǒng)的軟件開發(fā)平臺
? DesignWare IP Virtual Development Kits虛擬原型開發(fā)套件是包含了一個處理器子系統(tǒng)參考設(shè)計、一個可配置DesignWare IP模型以及Linux軟件棧和參考驅(qū)動的軟件開發(fā)套件(SDK)
? 對于硬件工程師,IP Prototyping Kits原型設(shè)計套件提供了一種經(jīng)過驗證的IP配置,它能夠針對目標(biāo)應(yīng)用輕松修改,以探究各種設(shè)計權(quán)衡
? 對于軟件開發(fā)人員,IP Virtual Development Kits虛擬原型開發(fā)套件和IP Prototyping Kits原型設(shè)計套件都能夠作為經(jīng)過驗證的目標(biāo),用于早期軟件開發(fā)、啟動、調(diào)試和測試
? 為了降低風(fēng)險并加快上市時間,Synopsys的專家可以協(xié)助設(shè)計師針對其特定的應(yīng)用需求來創(chuàng)建和定制IP子系統(tǒng),并將子系統(tǒng)集成到他們的SoC中
為加速芯片和電子系統(tǒng)創(chuàng)新而提供軟件、知識產(chǎn)權(quán)(IP)及服務(wù)的全球性領(lǐng)先供應(yīng)商新思科技公司(Synopsys, Inc.,納斯達(dá)克股票市場代碼:SNPS)日前宣布:推出其名為“IP Accelerated”的IP加速計劃,以幫助設(shè)計師顯著地減少在其系統(tǒng)級芯片(SoC)中集成IP所需的時間和工作量。該計劃擴(kuò)展了Synopsys已有的、多樣化的、已流片驗證過的DesignWare? IP產(chǎn)品組合,增加了全新的IP Prototyping Kits原型設(shè)計套件、IP Virtual Development Kits虛擬原型開發(fā)套件和定制化IP子系統(tǒng),加速了原型設(shè)計、軟件開發(fā)以及將IP集成到SoC中。通過IP Accelerated加速計劃,Synopsys超越了傳統(tǒng)IP供應(yīng)商的范疇,重新定義了客戶可從其IP供應(yīng)商處所期待得到的產(chǎn)品與服務(wù),以幫助設(shè)計師通過更省力、更低風(fēng)險以及更短上市時間的方式成功地實現(xiàn)IP集成。
如需觀看多媒體新聞稿內(nèi)容,請訪問:
http://www.synopsys.com/Company/PressRoom/Pages/ip-accelerated-initiative-news-release.aspx
隨著SoC硬件和軟件越來越復(fù)雜,開發(fā)人員對IP供應(yīng)商的需求也越來越多,以幫助他們滿足其項目計劃。僅憑傳統(tǒng)的IP單元塊已經(jīng)不足以應(yīng)對日益增長的SoC設(shè)計和集成挑戰(zhàn)。設(shè)計師需要一種可以簡化IP配置和整個SoC集成的、同時加速其軟件開發(fā)工作的解決方案。Synopsys IP Accelerated計劃提供的解決方案可以幫助設(shè)計師應(yīng)對在IP實現(xiàn)、軟件開發(fā)和IP集成過程中的挑戰(zhàn)。
“由于設(shè)計復(fù)雜度不斷提高、設(shè)計成本逐漸上升以及上市時間日趨縮短,預(yù)計從2012年到2018年間,第三方IP的使用量將增加一倍以上,”Semico Research公司ASIC和SoC的高級市場分析師Richard Wawrzyniak表示:“像Synopsys一樣,越來越多的公司開始轉(zhuǎn)向第三方IP供應(yīng)商,以便為客戶提供諸如IP Accelerated加速計劃這樣的全面解決方案,以縮減開發(fā)成本、降低集成風(fēng)險同時滿足其市場計劃?!?/p>
DesignWare IP Prototyping Kits原型設(shè)計套件
DesignWare IP Prototyping Kits原型設(shè)計套件的核心是一款經(jīng)過驗證的參考設(shè)計,它使設(shè)計師在幾分鐘內(nèi)就能夠在SoC環(huán)境中開始實現(xiàn)IP。IP Prototyping Kits原型系統(tǒng)設(shè)計套件提供了所需的關(guān)鍵性硬件和軟件單元,以減少IP原型設(shè)計和集成工作量,其中包括帶有預(yù)配置IP和SoC集成邏輯的Synopsys HAPS-DX基于FPGA的原型設(shè)計系統(tǒng)、一塊PHY子板、仿真測試平臺,以及一個可運行在Linux上的基于物理或虛擬早期軟件的啟動、調(diào)試和測試并易于修改的DesignWare ARC?處理器的32位軟件開發(fā)平臺、參考驅(qū)動軟件和應(yīng)用案例。設(shè)計者可以根據(jù)目標(biāo)應(yīng)用,通過一個快速迭代流來修改標(biāo)準(zhǔn)的IP配置,該流程環(huán)境包括Synopsys的coreConsultant IP配置工具、Synopsys的ProtoCompiler綜合和調(diào)試工具以及編譯腳本。
“由于我們預(yù)算的50%都花在了軟件開發(fā),我們必需要擁有更深入的系統(tǒng)專業(yè)知識,以更好的支持我們的客戶,”DisplayLink公司全球銷售和營銷的資深副總裁John Cummins表示:“我們不僅需要關(guān)注獲得各個獨立IP單元,而且還要關(guān)注IP在整個SoC環(huán)境中的集成和驗證。Synopsys的IP Accelerated計劃一舉中的,滿足直接影響公司IP軟件開發(fā)和SoC集成能力的關(guān)鍵需求。”
圖片:Synopsys DesignWare IP Prototyping Kit原型設(shè)計套件
DesignWare IP Virtual Development Kits虛擬原型開發(fā)套件
DesignWare IP Virtual Development Kits虛擬原型開發(fā)套件是由一個基于多核ARM Cortex-A57 Versatile Express的參考設(shè)計和一個可配置DesignWare IP模型組成的軟件開發(fā)套件。該IP Virtual Development Kits虛擬原型開發(fā)套件可運行Linaro Linux,同時包括用于DesignWare IP的參考驅(qū)動軟件并提供了非侵入式調(diào)試的可控性和可見性。
軟件開發(fā)人員能夠采用IP Virtual Development Kits虛擬原型開發(fā)套件或者IP Prototyping Kits原型設(shè)計套件都作為經(jīng)過驗證的目標(biāo),用于SoC開發(fā)的同時進(jìn)行早期軟件開發(fā)、快速啟動、調(diào)試和測試。對Linux軟件棧即刻可用的支持確保了軟件開發(fā)人員可立即啟動和運行并集中在IP專用軟件(例如驅(qū)動程序、引導(dǎo)代碼、固件)上。
IP Virtual Development Kits虛擬原型開發(fā)套件和IP Prototyping Kits原型設(shè)計套件兩者都能夠輕松地插入到現(xiàn)有的軟件工具鏈中,并無縫地與最受歡迎的嵌入式軟件調(diào)試系統(tǒng)建立接口,以提供系統(tǒng)級的調(diào)試和分析功能。該套件能夠輕松地被擴(kuò)展以代表整個SoC,確保提前并加速整個板級支持包(BSP)的開發(fā)。
“由于軟件的規(guī)模和復(fù)雜度在不斷地增長,半導(dǎo)體公司正在尋找一種全新解決方案,以降低嵌入式軟件開發(fā)不斷增長的成本和工作量,”VDC Research的M2M和嵌入式技術(shù)執(zhí)行副總裁Chris Rommel表示道:“隨著半導(dǎo)體公司現(xiàn)在將其50%以上的開發(fā)工作量放到了軟件之上,Synopsys的DesignWare IP Virtual Development Kit虛擬原型開發(fā)套件將使企業(yè)在日益由軟件驅(qū)動的市場中能夠保持競爭力?!?/p>
子系統(tǒng)集成專業(yè)知識
憑借在IP子系統(tǒng)集成方面的豐富知識,Synopsys專家可以協(xié)助設(shè)計師針對其特定的應(yīng)用需求來定制DesignWare IP,同時將IP集成到客戶的SoC中??蛻艨梢越柚鶶ynopsys的IP專業(yè)知識來獲得預(yù)先驗證過的、完全集成的子系統(tǒng),從而降低整體工作量以及IP構(gòu)建和集成的成本。設(shè)計師可以專注于其SoC的差異化,而不是開發(fā)或集成基于標(biāo)準(zhǔn)的IP。
“我們的客戶一直面臨著巨大的上市時間壓力以保持競爭力,并且,顯而易見的是傳統(tǒng)的IP供應(yīng)方式已經(jīng)不足以滿足他們的需求,”Synopsys副總裁兼解決方案事業(yè)部總經(jīng)理Joachim Kunkel表示:“客戶對其IP供應(yīng)商的期待越來越高,以應(yīng)對爆發(fā)性的軟件工作量及其芯片不斷增長的復(fù)雜度。Synopsys的IP Accelerated加速計劃,包括了全新的IP Prototyping Kits原型設(shè)計套件、IP Virtual Development Kits虛擬開發(fā)套件以及定制化的子系統(tǒng),能夠幫助設(shè)計師實現(xiàn)更快速的IP原型設(shè)計、更容易的IP集成以及更早進(jìn)行軟件開發(fā)?!?/p>
供貨與資源
用于精選的DesignWare IP Prototyping Kits原型設(shè)計套件和IP Virtual Development Kit虛擬原型開發(fā)套件現(xiàn)在已經(jīng)開始供貨。
亦可采用以下方式了解DesignWare IP Development Kits開發(fā)套件:
? 視頻:借助DesignWare IP Prototyping原型設(shè)計套件來更快地實現(xiàn)SoC啟動和配置
? 視頻:利用DesignWare IP Virtual Development Kits虛擬開發(fā)套件來加速軟件啟動和調(diào)試
關(guān)于DesignWare IP
新思科技(Synopsys)是一家為各種SoC設(shè)計提供高質(zhì)量并經(jīng)硅驗證IP解決方案的領(lǐng)先供應(yīng)商,其豐富的DesignWare IP產(chǎn)品組合包括完整的接口IP解決方案(包括支持多種常用協(xié)議的控制器、PHY和下一代驗證IP),模擬IP,各種嵌入式存儲器,邏輯庫,處理器解決方案和子系統(tǒng)。為了支持軟件開發(fā)及IP的軟硬件集成,Synopsys還為其多種IP產(chǎn)品提供驅(qū)動軟件、事務(wù)級模型和原型。Synopsys的 HAPS?基于FPGA的原型解決方案支持在系統(tǒng)環(huán)境中驗證IP和SoC。Synopsys的Virtualizer?虛擬原型工具箱使開發(fā)人員能夠比傳統(tǒng)方法提前很久就開始為IP或者整個SoC開發(fā)軟件。憑借一種穩(wěn)健的IP開發(fā)方法學(xué),以及在質(zhì)量、IP原型、軟件開發(fā)及綜合性技術(shù)支持等領(lǐng)域內(nèi)的大力投入,Synopsys使設(shè)計師能夠加快產(chǎn)品的上市并降低集成風(fēng)險。如需更多有關(guān)DesignWare IP的信息,請訪問:http://www.synopsys.com/designware。