Circuit explorer是一套高性能,大容量的優(yōu)化工具,運用于領(lǐng)先的模擬、混合信號(AMS)設(shè)計和定制集成電路設(shè)計環(huán)境下,能夠讓設(shè)計達到最高性能。采用了 業(yè)界標準的HSPICE?電路仿真器進行電路仿真,自動調(diào)整器件尺寸,自動為混合信號及模擬電路添加偏置,有效地優(yōu)化了電路性能?! ircuit explorer向設(shè)計人員提供圖形化和配置選項,精簡了人工設(shè)計環(huán)節(jié)以獲得最佳的效果,并同時消除了對電路中器件尺寸調(diào)節(jié)時所進行的繁冗耗時的人工驗證 工序。 Circuit explorer利用IP Explorer的功能對電路性能的優(yōu)劣進行分析和評估,并且能傳送出完整的電路性能數(shù)據(jù)。這一強勢應(yīng)用為設(shè)計者提供了一個直觀的方法,讓他們能夠在多個 可選擇電路之間進行快速地比較。另外,IP Explorer可以讓設(shè)計者創(chuàng)建經(jīng)仿真器驗證的電路庫,從而有利于進行設(shè)計重用。
主要優(yōu)點:
- 大幅提高了設(shè)計人員的設(shè)計能力
- 實現(xiàn)了對電路性能在所有環(huán)境和制造工藝邊緣條件下的驗證,提高電路的適應(yīng)性
- 生成了數(shù)量龐大的、優(yōu)化的電路結(jié)果,每種結(jié)果都實現(xiàn)了各自的性能均衡
- 能夠進行互動性的“假設(shè)(what if)”場景分析
- 針對不斷變化的性能要求,對設(shè)計目標進行快速轉(zhuǎn)變
- 對設(shè)計方案提供一種可視化的表現(xiàn)方式,便利了與設(shè)計團隊、系統(tǒng)級設(shè)計人員和設(shè)計主管之間的意見交流